

पोलरफायर® FPGA उत्पादन
परिचय
PolarFire® MPF050T, MPF100T, MPF200T, MPF300T, और MPF500T उत्पादन FPGA उपकरण इस दस्तावेज़ में वर्णित सीमाओं के अधीन हैं। यह दस्तावेज़ ज्ञात समस्याओं, उपलब्ध सीमाओं और समाधानों के बारे में अद्यतनों का वर्णन करता है। यह फ़ीचर सेटों के लिए वर्तमान सत्यापन स्थिति का एक स्नैपशॉट प्रदान करता है। यह दस्तावेज़ सिलिकॉन डिवाइस संशोधनों और Libero® SoC सॉफ़्टवेयर संस्करणों द्वारा विशिष्ट समर्थन के बीच मौजूद निर्भरताओं पर प्रकाश डालता है। संपर्क करें माइक्रोचिप तकनीकी सहायता अधिक जानकारी के लिए.
तालिका 1. डिवाइस संशोधन
| उपकरण | पैकेट | संशोधन |
| MPF050T, टीएल, टीएस, टीएलएस, टीसी | FCSG325 और FCVG484 | 0, 1 |
| MPF100T, टीएल, टीएस, टीएलएस, टीसी | FCG484, FCVG484, और FCSG325 | 0, 1, 2 |
| MPF200T, टीएल, टीएस, टीएलएस, टीसी | FCG784, FCG484, FCVG484, FCSG536, और FCSG325 | 0, 1, 2 |
| MPF300T, टीएल, टीएस, टीएलएस, टीसी | FCG1152, FCG784, FCG484, FCVG484, और FCSG536 | 0, 1, 2 |
| MPF500T, टीएल, टीएस, टीएलएस, टीसी | FCG1152 और FCG784 | 0, 1 |
टिप्पणी: देखना सीएन19014 संशोधन 1 उपकरणों पर विवरण के लिए.
तालिका 2. डिवाइस विकल्प
| उपकरण | विस्तारित वाणिज्यिक 0 °C–100 °C | औद्योगिक –40 °C–100 °C | कक्षा | -1 | ट्रांसीवर टी | निम्न स्थैतिक शक्ति L | डेटा सुरक्षा एस |
| एमपीएफ050टी, एमपीएफ100टी, एमपीएफ200टी, एमपीएफ300टी, एमपीएफ500टी | हाँ | हाँ | हाँ | हाँ | हाँ | — | — |
| एमपीएफ050टीएल, एमपीएफ100टीएल, एमपीएफ200टीएल, एमपीएफ300टीएल, एमपीएफ500टीएल | हाँ | हाँ | हाँ | — | हाँ | हाँ | — |
| एमपीएफ050टीएस, एमपीएफ100टीएस, एमपीएफ200टीएस, एमपीएफ300टीएस, एमपीएफ500टीएस | — | हाँ | हाँ | हाँ | हाँ | — | हाँ |
| एमपीएफ050टीएलएस, एमपीएफ100टीएलएस, एमपीएफ200टीएलएस, एमपीएफ300टीएलएस, एमपीएफ500टीएलएस | — | हाँ | हाँ | — | हाँ | हाँ | हाँ |
| एमपीएफ050टीसी, एमपीएफ100टीसी, एमपीएफ200टीसी, एमपीएफ300टीसी, एमपीएफ500टीसी | हाँ | हाँ | हाँ | — | नहीं | — | — |
विनिर्देशों के लिए देखें पोलरफायर FPGA डेटाशीट.
त्रुटि विवरण और समाधान
निम्नलिखित अनुभाग, जहाँ भी लागू हो, डिवाइस त्रुटियाँ और वैकल्पिक समाधानों का वर्णन करते हैं। यह दस्तावेज़ PolarFire FPGA डेटाशीट या किसी भी PolarFire उपयोगकर्ता या डेमो गाइड में दी गई जानकारी से भिन्नताओं या विचलनों का वर्णन करने के लिए है।
निम्न तालिका में विशिष्ट डिवाइस त्रुटियाँ और प्रभावित पोलरफायर उत्पादन डिवाइसों को सूचीबद्ध किया गया है।
तालिका 1-1. पोलरफ़ायर FPGA त्रुटियों का सारांश
| विवरण | MPF050T, टीएल, टीएस, टीएलएस, टीसी | MPF100T, टीएल, टीएस, टीएलएस, टीसी | MPF200T, टीएल, टीएस, टीएलएस, टीसी | MPF300T, टीएल, टीएस, टीएलएस, टीसी | MPF500T, टीएल, टीएस, टीएलएस, टीसी |
| MPF300T-ES बिटस्ट्रीम संगतता | एन/ए | एन/ए | एन/ए | * | एन/ए |
| सिस्टम नियंत्रक J के साथ मोड इंटरैक्शन निलंबित करता हैTAG | * | * | * | * | * |
| PCIe SECDED ECC रिपोर्टिंग काउंटर और इंटरप्ट | * | * | * | * | * |
| फ़ैब्रिक घटकों के लिए POR डाइजेस्ट जाँच के साथ बाह्य VERIFY_DIGEST | * | * | * | * | * |
* इंगित करता है कि उस विशेष डिवाइस के लिए त्रुटियाँ मौजूद हैं। विवरण नीचे दिए गए हैं
अनुभाग.
समर्थित ट्रांसीवर प्रोटोकॉल के बारे में सुविधा स्पष्टीकरण के लिए, उत्पादन डिवाइसों के लिए समर्थित ट्रांसीवर प्रोटोकॉल स्थिति अनुभाग देखें।
1.1. बिटस्ट्रीम संगतता
MPF300T-ES बिटस्ट्रीम का उपयोग प्री-प्रोडक्शन (PP) या प्रोडक्शन MPF300T डिवाइसों को प्रोग्राम करने के लिए नहीं किया जा सकता है।
1.2. सिस्टम नियंत्रक सस्पेंड मोड J के साथ इंटरेक्शनTAG
यदि सिस्टम नियंत्रक का निलंबन मोड सक्षम है, तो J से बाहर निकलने के बाद डिवाइस आरंभीकरण बाधित हो सकता हैTAG प्रोग्रामिंग। वैकल्पिक उपाय के रूप में, J के बाद डिवाइस को रीसेट करेंTAG प्रोग्रामिंग.
1.3. PCIe® SECDED रिपोर्टिंग विफल
जब PCIe हार्ड IP ब्लॉक के भीतर ECC सक्षम (डिफ़ॉल्ट) होता है, तो एकल त्रुटि सुधार और दोहरी त्रुटि पहचान त्रुटि रिपोर्टिंग काउंटर और इंटरप्ट रजिस्टर गलत मान दिखाते हैं।
PCIe SECDED की निम्नलिखित विशेषताओं को प्रदर्शित किया जा रहा है:
- एकल त्रुटि सुधार रिपोर्टिंग सुविधाएँ
- दोहरी त्रुटि पहचान सुविधा
इसके बारे में अधिक जानकारी यहां उपलब्ध है परिवर्तन प्रभाव विश्लेषण दस्तावेज़.
1.4. अप्रचलित सुविधा: POR डाइजेस्ट के साथ बाहरी VERIFY_DIGEST का उपयोग कपड़े के घटक
जब डिवाइस को फ़ैब्रिक पावर-ऑन-रीसेट (POR) डाइजेस्ट चेक के लिए कॉन्फ़िगर किया जाता है, तो J के माध्यम से फ़ैब्रिक घटकों का VERIFY_DIGESTTAG/SPI गलत विफलताओं की रिपोर्ट कर सकता है और इसे अप्रचलित कर दिया गया है। यह समस्या निम्न को प्रभावित नहीं करती:
- गैर-कपड़ा घटकों का VERIFY_DIGEST
- सिस्टम सेवा कॉल के माध्यम से CHECK_DIGEST
- फ़ैब्रिक POR डाइजेस्ट जाँच अक्षम होने पर फ़ैब्रिक घटकों के लिए VERIFY_DIGEST कार्यक्षमता
अधिक जानकारी के लिए, नवीनतम संशोधन देखें पोलरफायर फैमिली FPGA सुरक्षा उपयोगकर्ता मार्गदर्शिका.
उत्पादन उपकरणों के लिए समर्थित ट्रांसीवर प्रोटोकॉल स्थिति
ट्रांसीवर प्रोटोकॉल क्षमताओं को पोलरफायर एफपीजीए डेटाशीट और पोलरफायर फैमिली ट्रांसीवर उपयोगकर्ता गाइड में सूचीबद्ध विनिर्देशों के अनुसार मजबूती के लिए मान्य और परीक्षण किया जाता है।
निम्नलिखित तालिका उत्पादन उपकरणों के लिए ट्रांसीवर प्रोटोकॉल और सत्यापन स्थिति का सारांश प्रस्तुत करती है।
यह तालिका पोलरफायर कोर डिवाइस (MPFxxxTC) पर लागू नहीं होती है।
तालिका 2-1. समर्थित ट्रांसीवर प्रोटोकॉल
| डिवाइस द्वारा ट्रांसीवर प्रोटोकॉल | एमपीएफ050टी/एमपीएफ100टी/एमपीएफ200टी/एमपीएफ300टी/ MPF500T स्थिति |
विवरण |
| एसजीएमआईआई/1000बेस-एक्स | पूरा | ट्रांसीवर: CoreTSE IP कोर के साथ 1.25 Gbps. TxPLL SyncE सत्यापन प्रगति पर है। फ़ैक्टरी से संपर्क करें। |
| सीपीआरआई | पूरा | सीपीआरआई डेटा दर 1-7 और 7ए, 8, 9 के लिए समर्थन। |
| 10GBASE-आर | पूरा | ट्रांसीवर: Core10GMAC IP कोर के साथ 10.3125 Gbps. TxPLL SyncE समर्थित है। आईईईई® 1588 समय सेंटamping समर्थित नहीं है. |
| 10GBASE-के.आर. | पूरा | सम्पूर्ण समाधान के लिए माइक्रोचिप से संपर्क करें। |
| इंटरलेकन | पूरा | — |
| जेईएसडी204बी | पूरा | CoreJESD20BTX/RX IP कोर के साथ 12.5G तक। |
| PCIE एंडपॉइंट Gen1/Gen2 | पूरा | — |
| PCIE रूटपोर्ट Gen1/Gen2 | पूरा | — |
| लाइटफास्ट | पूरा | 12.7 Gbps तक (केवल 8b10b). |
| एक्सएयूआई | पूरा | — |
| आरएक्सएयूआई | पूरा | — |
| हाईगिग/हाईगिग+ | पूरा | — |
| डिस्प्ले पोर्ट | पूरा | VESA डिस्प्लेपोर्ट मानक 1.2a के अनुसार. |
| एसआरआईओ | पूरा | — |
| केवल PMA | पूरा | — |
| एसएटीए | पूरा | फैक्ट्री से संपर्क करें. |
| फाइबर चैनल | पूरा | विद्युतीय अनुपालन के लिए परीक्षण किया गया। |
| एसडीआई | पूरा | HD-SDI (1.485 Gbps) और 3G-SDI (2.970 Gbps) समर्थित हैं। SD-SDI (270 Mbps) समर्थित है। 6G-SDI और 12G-SDI समर्थित हैं। |
| ओटीएन | पूरा | विद्युतीय अनुपालन के लिए परीक्षण किया गया। |
| क्यूएसजीएमआईआई | पूरा | — |
| यूएसएक्सजीएमआईआई | पूरा | — |
| कोएक्सप्रेस | पूरा | बाह्य PHY के साथ परीक्षण किया गया. |
| एसएलवीएस-ईसी | पूरा | — |
| अर्ध-द्वैध (स्वतंत्र Rx/Tx) | पूरा | — |
संशोधन इतिहास
संशोधन इतिहास दस्तावेज़ में लागू किए गए परिवर्तनों का वर्णन करता है। परिवर्तन
नवीनतम प्रकाशन से शुरू करके, संशोधन द्वारा सूचीबद्ध किया गया है।
| दोहराव | तारीख | विवरण |
| B | 08/2025 | • पूरे दस्तावेज़ में MPF050T और TC जानकारी जोड़ी गई। • अपडेट किया गया तालिका 1. डिवाइस संशोधन. • अप्रचलित सुविधा: फ़ैब्रिक के लिए POR डाइजेस्ट जाँच के साथ बाह्य VERIFY_DIGEST का उपयोग अवयव. • अवलोकन किया कि तालिका 2-1. समर्थित ट्रांसीवर प्रोटोकॉल पोलरफायर कोर डिवाइस (MPFxxxTC) पर लागू नहीं होता है। |
| A | 01/2024 | • दोषपूर्ण PCIe SECDED रिपोर्टिंग। इसके बारे में अधिक जानकारी यहाँ उपलब्ध है परिवर्तन प्रभाव विश्लेषण दस्तावेज़. • MPF050T के संदर्भ जोड़े गए त्रुटि सारांश और समर्थित ट्रांसीवर प्रोटोकॉल. • माइक्रोचिप टेम्पलेट में अद्यतन किया गया. • दस्तावेज़ संख्या ER0218 से DS80001111 तक अद्यतन की गई। |
| 6.0 | 05/2021 | • तालिका 4 समर्थित ट्रांसीवर प्रोटोकॉल में SGMII/1000BASE-X पंक्ति के लिए अद्यतन विवरण। |
| 5.0 | 12/2020 | • “HSIO/GPIO IOD इंटरफेस का डायनामिक प्रशिक्षण” और “तापमान-वॉल्यूम” के लिए जानकारी हटा दी गईtagई सेंसर (टीवीएस) तापमान ध्वज मान”। • एसडीआई, एसएलवीएस-ईसी, और हाफ-डुप्लेक्स (स्वतंत्र आरएक्स/टीएक्स) की स्थिति को “पूर्ण” में अद्यतन किया गया। • “एसडी-एसडीआई (270 एमबीपीएस)” और “6जी-एसडीआई और 12जी-एसडीआई” समर्थित हैं। • “उन्नत रिसीवर प्रबंधन (ERM) समर्थित नहीं है” हटा दिया गया। |
| 4.0 | 12/2019 | • MIPI D-PHY समर्थन जानकारी हटा दी गई। MIPI D-PHY समर्थन जानकारी के लिए, PolarFire डेटाशीट संशोधन 1.7 देखें। • तापमान-वॉल्यूम जोड़ा गयाtagई सेंसर (टीवीएस) जानकारी (प्रति CN19030)। • J के साथ सिस्टम नियंत्रण सस्पेंड मोड इंटरैक्शन जोड़ा गयाTAG. |
| 3.0 | 09/2019 | • लिबरो एसओसी संस्करण 12.0 या बाद के सॉफ्टवेयर का उपयोग कर उत्पादन सिलिकॉन के लिए इरेटा से मेमोरी इंटरफ़ेस सीमा को हटा दिया गया। • लिबरो एसओसी संस्करण 12.1 या बाद के सॉफ्टवेयर का उपयोग कर उत्पादन सिलिकॉन के लिए इरेटा से IOCDR सीमाएं हटा दी गईं। • PF_XCVR_ERM कोर का उपयोग करके Libero SoC संस्करण 12.1 या बाद के सॉफ़्टवेयर का उपयोग करके उत्पादन सिलिकॉन के लिए इरेटा से RxPLL व्यवहार और DFE अंशांकन सीमाओं को हटा दिया गया। • IBIS-AMI DFE समर्थन संबंधी त्रुटियाँ हटा दी गईं। जारी किए गए IBIS-AMI मॉडल पूर्ण सुविधा समर्थन प्रदान करते हैं। |
| 2.0 | 11/2018 | • MPF100T डिवाइस पेशकशें जोड़ी गईं। |
| 1.0 | 11/2018 | • यह इस दस्तावेज़ का पहला प्रकाशन था, जिसमें MPF200T और MPF300T डिवाइस प्रस्तुतियां शामिल थीं। |
माइक्रोचिप सूचना
ट्रेडमार्क
“माइक्रोचिप” नाम और लोगो, “एम” लोगो, और अन्य नाम, लोगो और ब्रांड माइक्रोचिप टेक्नोलॉजी इनकॉर्पोरेटेड या संयुक्त राज्य अमेरिका और/या अन्य देशों में इसके सहयोगियों और/या सहायक कंपनियों के पंजीकृत और अपंजीकृत ट्रेडमार्क हैं (“माइक्रोचिप ट्रेडमार्क”)। माइक्रोचिप ट्रेडमार्क के बारे में जानकारी यहाँ पाई जा सकती है https://www.microchip.com/en-us/about/legalinformation/microchip-trademarks.
ISBN: 979-8-3371-1825-3
कानूनी नोटिस
इस प्रकाशन और इसमें दी गई जानकारी का उपयोग केवल माइक्रोचिप उत्पादों के साथ ही किया जा सकता है, जिसमें माइक्रोचिप उत्पादों को आपके एप्लिकेशन के साथ डिज़ाइन, परीक्षण और एकीकृत करना शामिल है। इस जानकारी का किसी अन्य तरीके से उपयोग इन शर्तों का उल्लंघन करता है। डिवाइस एप्लिकेशन से संबंधित जानकारी केवल आपकी सुविधा के लिए प्रदान की जाती है और अपडेट द्वारा इसका स्थान लिया जा सकता है। यह सुनिश्चित करना आपकी ज़िम्मेदारी है कि आपका एप्लिकेशन आपके विनिर्देशों के अनुरूप हो। अतिरिक्त सहायता के लिए अपने स्थानीय माइक्रोचिप बिक्री कार्यालय से संपर्क करें या अतिरिक्त सहायता प्राप्त करें www.microchip.com/en-us/support/design-help/client-support-services.
यह जानकारी माइक्रोचिप द्वारा "जैसी है वैसी" प्रदान की गई है। माइक्रोचिप इस जानकारी से संबंधित किसी भी प्रकार का कोई प्रतिनिधित्व या वारंटी नहीं देता है, चाहे वह स्पष्ट हो या निहित, लिखित हो या मौखिक, वैधानिक हो या अन्यथा, जिसमें गैर-उल्लंघन, व्यापारिकता और किसी विशेष उद्देश्य के लिए उपयुक्तता की निहित वारंटी, या इसकी स्थिति, गुणवत्ता या प्रदर्शन से संबंधित वारंटी शामिल हैं, लेकिन इन्हीं तक सीमित नहीं हैं।
किसी भी स्थिति में माइक्रोचिप किसी भी प्रकार की अप्रत्यक्ष, विशेष, दंडात्मक, आकस्मिक या परिणामी हानि, क्षति, लागत या व्यय के लिए उत्तरदायी नहीं होगी, चाहे इसका कारण कुछ भी हो, भले ही माइक्रोचिप को नुकसान की संभावना के बारे में पहले से सूचित किया गया हो। कानून द्वारा अनुमत अधिकतम सीमा तक, सूचना या इसके उपयोग से संबंधित किसी भी तरह के सभी दावों पर माइक्रोचिप की कुल देयता, उस शुल्क की राशि से अधिक नहीं होगी, यदि कोई हो, जो आपने सूचना के लिए माइक्रोचिप को सीधे भुगतान किया है।
जीवन रक्षक और/या सुरक्षा अनुप्रयोगों में माइक्रोचिप उपकरणों का उपयोग पूरी तरह से खरीदार के जोखिम पर है, और खरीदार ऐसे उपयोग से होने वाले सभी नुकसानों, दावों, मुकदमों या खर्चों से माइक्रोचिप को बचाने, क्षतिपूर्ति करने और हानिरहित रखने के लिए सहमत है। जब तक अन्यथा न कहा जाए, किसी भी माइक्रोचिप बौद्धिक संपदा अधिकारों के तहत कोई लाइसेंस, निहित रूप से या अन्यथा, नहीं दिया जाता है।
माइक्रोचिप डिवाइस कोड सुरक्षा सुविधा
माइक्रोचिप उत्पादों पर कोड सुरक्षा सुविधा के निम्नलिखित विवरण पर ध्यान दें:
- माइक्रोचिप उत्पाद उनके विशेष माइक्रोचिप डेटा शीट में निहित विनिर्देशों को पूरा करते हैं।
- माइक्रोचिप का मानना है कि उसके उत्पादों का परिवार सुरक्षित है, जब उनका उपयोग इच्छित तरीके से, परिचालन विनिर्देशों के भीतर और सामान्य परिस्थितियों में किया जाए।
- माइक्रोचिप अपने बौद्धिक संपदा अधिकारों को महत्व देता है और आक्रामक रूप से उनकी रक्षा करता है। माइक्रोचिप उत्पादों की कोड सुरक्षा सुविधाओं का उल्लंघन करने का प्रयास सख्त वर्जित है और डिजिटल मिलेनियम कॉपीराइट अधिनियम का उल्लंघन हो सकता है।
- न तो माइक्रोचिप और न ही कोई अन्य सेमीकंडक्टर निर्माता अपने कोड की सुरक्षा की गारंटी दे सकता है। कोड सुरक्षा का मतलब यह नहीं है कि हम उत्पाद की "अटूट" होने की गारंटी दे रहे हैं। कोड सुरक्षा लगातार विकसित हो रही है। माइक्रोचिप अपने उत्पादों की कोड सुरक्षा सुविधाओं को लगातार बेहतर बनाने के लिए प्रतिबद्ध है।
इरेटा
© 2024-2025 माइक्रोचिप टेक्नोलॉजी
इंक. और उसकी सहायक कंपनियां
दस्तावेज़ / संसाधन
![]() |
माइक्रोचिप MPF050T पोलरफायर FPGA एकीकृत सर्किट [पीडीएफ] उपयोगकर्ता गाइड MPF050T, MPF050T पोलरफायर FPGA इंटीग्रेटेड सर्किट, पोलरफायर FPGA इंटीग्रेटेड सर्किट, FPGA इंटीग्रेटेड सर्किट, इंटीग्रेटेड सर्किट |
